产品中心
TG501 RISC-V内核的MCU 最高主频800M,支持CAN、以太网、MIPI等接口
TG501为本公司研发的基于RISC-V内核的MCU 芯片,该内核为本公司自主研发设计。芯片运行最高频率为800Mhz,芯片指令运行为单周期双指令,内置双FPU,片内集成512Kbyte SRAM。支持AES、SHA-2、RSA、SM2/3/4等安全指令算法,同时支持本公司自定义的安全扩展指令集。内部集成USB、SPI、IIC、CAN、以太网、MIPI等接口,集成12bit ADC。主要面向家居、安防、消费类、工业控制等领域。32位地址空间 32个整数寄存器和32个单精度浮点寄存器 16位压缩指令集 硬件乘法器、除法器 原子操作指令 大小可配置 4路组相联 64字节缓存行 伪随机替换策略 512项分支历史表(BHT) 8项返回地址栈(RAS) Dhrystone: 1.84/MHz Coremark: 4.30/MHz
32位TG501基于RISC-V内核的MCU 芯片,该内核为本公司自主研发设计。芯片运行最高频率为800Mhz,芯片指令运行为单周期双指令,内置双FPU,片内集成512Kbyte SRAM。支持AES、SHA-2、RSA、SM2/3/4等安全指令算法,同时支持本公司自定义的安全扩展指令集。内部集成USB、SPI、IIC、CAN、以太网、MIPI等接口,集成12bit ADC。主要面向家居、安防、消费类、工业控制等领域。32位地址空间 32个整数寄存器和32个单精度浮点寄存器 16位压缩指令集 硬件乘法器、除法器 原子操作指令 大小可配置 4路组相联 64字节缓存行 伪随机替换策略 512项分支历史表(BHT) 8项返回地址栈(RAS) Dhrystone: 1.84/MHz Coremark: 4.30/MHz32个整数寄存器和32个单精度浮点寄存器 16位压缩指令集 硬件乘法器、除法器 原子操作指令 大小可配置 4路组相联 64字节缓存行 伪随机替换策略 512项分支历史表(BHT) 8项返回地址栈(RAS) Dhrystone: 1.84/MHz Coremark: 4.30/MHz