特性:
在250 MSPS、fn 为50 MHz 情况下,SNR=65 dBFS
在250 MSPS、fn 为50 MHz(-1.0 dBFS) 情况下 ,ENOB 达到10.5 bit
在250MSPS、fn为 5 0MHz(-1.0 dBFS)情况下,SFDR=82 dBc集成输入缓冲器优秀的线性度
· DNL=±0.5 LSB (典型值)· INL=±1 LSB (典型值)250 MSPS LVDS
· 低功耗
· 530 mW(250 MSPS-LVDS SDR模式)
· 486 mW(250 MSPS-LVDS DDR模式)
· 可编程(标准)输入电压范围
· 1.2 Vp-p至1.8 Vp-p, 标称值1.7V p-p
· 1.8V 模拟和数字电源供电
· 可选择数据输出格式(偏移二进制、二进制补码、格雷码)
· 集成数据输出时钟,具有可编程时钟和数据对
齐功能
· 片上参考无需外部去耦电容
应用
·无线和有线宽带通信
.通信测试设备
雷达和卫星子系统
功率放大器线性化